- -14%
Memoria RAM Kingston ValueRam 4 GB, DDR3L, 1600 MHz, SO-DIMM KVR16LS11D6A/4WP
módulo de memoria DDR3L-1600 CL11 SDRAM (DRAM síncrona) de 512M x 64 bits (4GB) de ValueRAM, 1Rx8, bajo voltaje, basado en ocho componentes FBGA de 512M x 8 bits. El SPD está programado con la latencia estándar JEDEC DDR3-1600 de 11-11-11 a 1.35V o 1.5V. Este SODIMM de 204 pines utiliza contactos dorados. Las especificaciones eléctricas y mecánicas son las siguientes:
- ● Suministro de energía estándar JEDEC de 1.35V y 1.5V
- ● VDDQ = 1.35V y 1.5V
- ● 800MHz fCK para 1600Mb/seg/pin
- ● 8 bancos internos independientes
- ● Latencia CAS programable: 11, 10, 9, 8, 7, 6, 5
- ● Latencia aditiva programable: 0, CL - 2 o CL - 1 reloj
- ● Prefijo de 8 bits
- ● Longitud de ráfaga: 8 (intercalado sin límite, secuencial con dirección de inicio "000" solamente), 4 con tCCD = 4 que no permite una lectura o escritura sin problemas [ya sea sobre la marcha usando A12 o MRS]
- ● Estrobo de datos diferenciales bidireccionales
- ● Calibración interna (auto) : Calibración interna a través del pin ZQ (RZQ: 240 ohm ± 1%)
- ● Terminación en el chip utilizando el pin ODT
- ● Período promedio de actualización 7.8us a una temperatura inferior a TCASE 85°C, 3.9us a 85°C < TCASE ≤ 95°C
- ● Restablecimiento asíncrono
- ● PCB: Altura 1.18” (30mm), componente de doble cara
- ● Libre de plomo, conforme a RoHS
Memoria RAM Kingston ValueRam 4 GB, DDR3L, 1600 MHz, SO-DIMM KVR16LS11D6A/4WP
módulo de memoria DDR3L-1600 CL11 SDRAM (DRAM síncrona) de 512M x 64 bits (4GB) de ValueRAM, 1Rx8, bajo voltaje, basado en ocho componentes FBGA de 512M x 8 bits. El SPD está programado con la latencia estándar JEDEC DDR3-1600 de 11-11-11 a 1.35V o 1.5V. Este SODIMM de 204 pines utiliza contactos dorados. Las especificaciones eléctricas y mecánicas son las siguientes:
- ● Suministro de energía estándar JEDEC de 1.35V y 1.5V
- ● VDDQ = 1.35V y 1.5V
- ● 800MHz fCK para 1600Mb/seg/pin
- ● 8 bancos internos independientes
- ● Latencia CAS programable: 11, 10, 9, 8, 7, 6, 5
- ● Latencia aditiva programable: 0, CL - 2 o CL - 1 reloj
- ● Prefijo de 8 bits
- ● Longitud de ráfaga: 8 (intercalado sin límite, secuencial con dirección de inicio "000" solamente), 4 con tCCD = 4 que no permite una lectura o escritura sin problemas [ya sea sobre la marcha usando A12 o MRS]
- ● Estrobo de datos diferenciales bidireccionales
- ● Calibración interna (auto) : Calibración interna a través del pin ZQ (RZQ: 240 ohm ± 1%)
- ● Terminación en el chip utilizando el pin ODT
- ● Período promedio de actualización 7.8us a una temperatura inferior a TCASE 85°C, 3.9us a 85°C < TCASE ≤ 95°C
- ● Restablecimiento asíncrono
- ● PCB: Altura 1.18” (30mm), componente de doble cara
- ● Libre de plomo, conforme a RoHS